قناة سكاو في الواتساب
 


حسابنا في السناب شاتحسابنا في منصة Xقناتنا في اليوتيوبحسابنا في التيك توكقناتنا في التيليجرامقناة سكاو في الواتساب
 
وصف

العودة   منتديات سكاو > الملتقيات الجامعية > ملتقى عمادة الدراسات العليا > ملتقى الماجستير العام و الدكتوراه
   
   


ملتقى الماجستير العام و الدكتوراه قسم مخصص لبرنامجي الماجستير العام و الدكتوراه ( غير مدفوعة التكاليف )

تجمّع تخصص الحآسب الالي(الاستعدآد لمفاضلة المآستر)..

ملتقى الماجستير العام و الدكتوراه

قناتنا في الواتساب

إضافة رد
 
أدوات الموضوع إبحث في الموضوع انواع عرض الموضوع
منتديات طلاب وطالبات جامعة الملك عبد العزيز منتديات طلاب وطالبات جامعة الملك عبد العزيز
  #1  
قديم 28-03-2012, 11:10 AM

vision.RO vision.RO غير متواجد حالياً

جامعي

 
تاريخ التسجيل: Feb 2012
نوع الدراسة: ماجستير
الجنس: أنثى
المشاركات: 43
افتراضي رد: تجمّع تخصص الحآسب الالي(الاستعدآد لمفاضلة المآستر)..


هذي اسئلة لل miss & hit rate

Average memory access time (AMAT)
AMAT = Hit time + Miss rate × Miss penalty

Example
CPU with 1ns clock, hit time = 1 cycle, miss penalty = 20 cycles, I-cache miss rate = 5%
AMAT = 1 + 0.05 × 20 = 2ns
كود:
2 cycles per instruction
================


Suppose we have a processor with the following parameters:
–Base CPI=1.0, if hit in the L1 cache. L1 cache miss rate is 2%. Clock rate is 5 GHz. Memory access time is 100 ns, including all the miss handling.
كود:
–Miss penalty to main memory is 100ns/0.2 = 500 clock cycles.
–Total CPI = 1.0 + 2%×500 = 11.0
If we add a L2 cache that has 5 ns access time. L2 global miss rate = 0.5%
كود:
–Miss penalty to L2 is 5ns/0.2 = 25 clock cycles
–Total CPI = 1.0+ 2%×25 + 0.5%×500 = 4.0
رد مع اقتباس

 

منتديات طلاب وطالبات جامعة الملك عبد العزيز منتديات طلاب وطالبات جامعة الملك عبد العزيز
قديم 28-03-2012, 01:03 PM   #2

user1

الحمد لله

 
تاريخ التسجيل: Mar 2010
نوع الدراسة: إنتظام
الجنس: أنثى
المشاركات: 235
افتراضي رد: تجمّع تخصص الحآسب الالي(الاستعدآد لمفاضلة المآستر)..

المشاركة الأصلية كتبت بواسطة vision.ro مشاهدة المشاركة
suppose we have a processor with the following parameters:
–base cpi=1.0, if hit in the l1 cache. L1 cache miss rate is 2%. Clock rate is 5 ghz. Memory access time is 100 ns, including all the miss handling.
كود:
–miss penalty to main memory is 100ns/0.2 = 500 clock cycles.
–total cpi = 1.0 + 2%×500 = 11.0
if we add a l2 cache that has 5 ns access time. L2 global miss rate = 0.5%
كود:
–miss penalty to l2 is 5ns/0.2 = 25 clock cycles
–total cpi = 1.0+ 2%×25 + 0.5%×500 = 4.0
حد يعرف كيف تم استنتاج الرقم 0.2 ؟

 

توقيع user1  

 

استغفر الله العظيم

 


التعديل الأخير تم بواسطة user1 ; 28-03-2012 الساعة 01:23 PM.
user1 غير متواجد حالياً   رد مع اقتباس
 

إضافة رد

أدوات الموضوع إبحث في الموضوع
إبحث في الموضوع:

البحث المتقدم
انواع عرض الموضوع

تعليمات المشاركة
لا تستطيع إضافة مواضيع جديدة
لا تستطيع الرد على المواضيع
لا تستطيع إرفاق ملفات
لا تستطيع تعديل مشاركاتك

BB code is متاحة
كود [IMG] متاحة
كود HTML معطلة

الانتقال السريع

 


الساعة الآن 07:38 AM


Powered by vBulletin® Version 3.8.9 Beta 3
Copyright ©2000 - 2026, vBulletin Solutions, Inc.
Ads Organizer 3.0.3 by Analytics - Distance Education

أن كل ما ينشر في المنتدى لا يمثل رأي الإدارة وانما يمثل رأي أصحابها

جميع الحقوق محفوظة لشبكة سكاو

2003-2025